计算机学院(新华三IT学院)


 
 
 
 
 
 
 
 
 
成都大学数字电子技术与可编程逻辑器件实验开发系统采购项目采购公告
[成都大学计算机学院]  发布时间:2022年11月07日
查看:
  来源:

成都大学计算机学作为采购人拟对成都大学数字电子技术与可编程逻辑器件实验开发系统采购项目进行公开比选,兹邀请符合本次要求的供应商参加比选。

一、项目概况

1.项目名称:成都大学数字电子技术与可编程逻辑器件实验开发系统采购项目

2.采购项目预算金额(元):199200元,比选人报价不得高于最高限价。

二、供应商资格和资质要求:

1、具有《中华人民共和国政府采购法》第二十二条规定的条件;

2、在中华人民共和国境内注册且具备独立法人资格的企业;

三、采购内容

(一)技术要求:

序号

设备名称

技术参数及要求

单位

数量

1

数字电子技术与可编程逻辑器件实验开发系统

1.要求系统采用一体化结构设计,包含数字电子技术和可编程逻辑器件两个部分。投标时要求投标人于响应文件中提供该数字电子技术与可编程逻辑器件实验开发系统实物图片,并加盖制造厂商公章作为佐证材料。

2.要求可编程逻辑器件部分采用核心板+底板设计模式,可兼容多种不同FPGA芯片,并支持用户定制。数电和可编程逻辑器件两部分供电相互独立,分别留有电源开关,数电部分硬件资源接口统一采用工业级镀金孔引出,硬件资源与可编程逻辑器件部分互联互通。

3.要求系统底板采用分板块设计,各部分硬件资源分布合理,丝印原理框图清晰,支持外围硬件资源扩展。

4.要求系统涵盖常用的EDA、数电、集成电路实验外设资源,同时满足数电和可编程逻辑器件课程的实验教学、课程设计等教学需求。

5.可编程逻辑器件核心板:采用性能不低于Cyclone IV的芯片,器件包含不低于10320个逻辑单元,不低于645 LABs,不低于179个用户IO,不低于423936 Bits存储器,不低于46个乘法器,不低于2个PLL;板载不低于50MHz有源晶振,提供系统工作时钟;板载不低于16MB EPCS16配置芯片,同时支持JTAG与AS模式;板载不低于256Mbit SDRAM。投标时要求投标人于响应文件中提供该可编程逻辑器件核心板实物图片,并加盖制造厂商公章作为佐证材料。

6.底板-可编程逻辑器件部分参数:提供不少于1路并行ADC采集单元;提供不少于1路并行DAC输出单元;提供不少于1路串行ADC采集单元;提供不少于1路串行DAC输出单元;提供不少于1路单总线温度测量单元;提供不少于1路独立LCD1602显示单元;提供不少于1路独立8段8位一体数码管;提供不少于4组8*8 LED点阵;提供不少于16个LED灯;提供不少于24个拨码开关;提供不少于8个独立按键;提供不少于1路8*8矩阵键盘;提供不少于1路蜂鸣器驱动单元;提供不少于1路直流电机,板载霍尔传感器实现电机测速功能;提供不少于1路4方向交通信号灯单元;板载不少于1路RS232接口。

7.底板-数字电路部分参数:提供不少于4路具备译码功能的独立数码管;提供不少于1路通用八位数码管;提供不少于16个独立LED灯;提供不少于16个独立拨码开关;提供不少于4路分立IC器件底座,最大支持20管脚器件,可适配大部分数字电路实验器件,满足各个数字电子实验及扩展创新实验;提供不少于3路NE555电路以及电阻、电容、电位器分立器件,可实现触发电路、稳态电路、延时电路搭建设计;提供不少于4路频率、脉宽可调方波信号;提供不少于2个扩展模块接口,可支持数字电路实验拓展使用。

8.多功能综合信号源单元(本项目仅提供一套):主控:性能不低于STM32F427系列芯片;存储扩展:≥32Mbit存储单元;SDIO扩展接口:不少于4bit的SDIO接口;不少于一路JATG下载口;不少于一路复位按键;不少于一路Micro-USB接口;显示接口:OLED低功耗显示,分辨率不低于128x64;电源模块:单5V供电,可正负升压至±12V;模拟输出通道1:最高时钟为75MHz的DDS信号源,其输出频率可达37.5MHz,可输出正弦波、三角波、方波信号。幅值VPP最大值为20v,输出幅度、直流分量连续可调;模拟输出通道2:8位高速DA输出,其转换速率可达100 MSPS。可输出波形有正弦波、方波、三角波、锯齿波、阶梯波、衰减指数信号、高斯函数信号、抽样函数信号、抽样脉冲信号、调幅信号、扫频信号。幅值VPP最大值20v,输出幅度、直流分量连续可调。两路频率调节旋钮、两路幅度调节旋钮、两路直流分量调节旋钮;不少于1路SD卡接口;不少于1路5V独立供电接口;不少于1路电源开关。投标时要求提供该功能演示视频,要求演示过程清晰明了、结果现象明显,以MP4文件格式存放U盘中,作为佐证材料。

9.信号分析与处理硬件单元(本项目仅提供一套):FPGA主控:性能不低于Cyclone III系列芯片;配置FLash:性能不低于M25P64系列,≥64Mbit;USB3.0控制器芯片:性能不低于CYUSB3014系列;FX3配置FLash:性能不低于M25P40系列,≥64Mbit;FX3配置PROM:性能不低于AT24C256;两路16位DDR2存储单元:传输速率为1Gbits,容量为128MBytes;不少于一路FPGA JATG下载口;不少于一路高速USB3.0接口;不少于四路独立按键、四路LED;不少于两路独立高速AD采集电路:10位转换速率为80 MSPS的ADC接口;不少于两路独立高速DA输出电路:8位转换速率为100MSPS的DAC接口;不少于两路幅度调节旋钮;RS232串口:性能不低于MAX3232系列,支持全双工;不少于一路5V独立供电接口;不少于一路电源开关;要求该模块可以与MATLAB对接,实现软算法完成调制解调,要求投标时提供基于MATLAB软件的该处理单元的相关功能演示视频,要求演示过程清晰明了、结果现象明显,以MP4文件格式存放U盘中,作为佐证材料。

10.主要实验实训项目案例资源:要求提供不少于15个数字电路实验,包含但不限于逻辑代数实验、555时基电路及应用实验、抢答器实验;要求提供不少于10个EDA验证设计实验,包含但不限于编码器设计实验、译码器设计实验、锁存器设计实验。要求提供不少于10个可编程逻辑器件应用实验,包含但不限于流水灯实验、交通灯控制实验、中文字符型液晶显示实验。投标时要求投标人于响应文件中提供加盖投标人行政公章的上述资源包对应实验项目名称,并提供实验指导书、案例源码、开发环境及软件工具配套资源目录截图,未按要求提供的视为投标人负偏离。

11.数字示波器:100M带宽,1G Sa/s 8位AD双模式的采样率;8寸高清液晶屏,分辨率不小于800*600,最大波形刷新率不低于75000次/秒;存储深度(每次采集波形的记录长度)不低于40M点;具有远程更新仪器固件功能,内置WIFI模块,具有PC处理软件,手机APP功能,用户通过移动设备与示波器进行互联,实现同屏显示及控制,通过APP可以存储查看波形数据。

20

(二)商务要求:

1、包装、运输及保管、保险

该项目预算总价包括货物设计、材料、制造、包装、运输、安装、调试、检测、验收合格交付使用之前及保修期内保修服务与备用物件等等所有其他有关各项的含税费用。

须提供全新的货物(含零部件、配件等),表面无划伤、无碰撞痕迹,且权属清楚,不得侵害他人的知识产权。

2、质量保证与安装调试

2.1乙方须提供全新的货物(含零部件、配件等),表面无划伤、无碰撞痕迹,且权属清楚,不得侵害他人的知识产权。

2.2货物必须符合或优于国家(行业)标准,以及本项目招标文件的质量要求和技术指标与出厂标准。

2.3货物制造质量出现问题,乙方应负责三包(包修、包换、包退),费用由乙方负担,甲方有权到乙方生产场地检查货物质量和生产进度。

2.4货到现场后由于甲方保管不当造成的质量问题,乙方亦应负责修理,但费用由甲方负担。

2.5卖方负责设备安装、调试。

2.6货物到达生产现场后,卖方接到买方通知后7日内到达现场组织安装、调试,达到正常运行要求,保证买方正常使用。所需的费用包括在投标总价格中。

2.7卖方应就设备的安装、调试、操作、维修、保养等对买方维修技术人员进行培训。设备安装调试完毕后,卖方应对买方操作人员进行现场培训,直至买方的技术人员能独立操作,同时能完成一般常见故障的维修工作。

2.8验收标准以招标文件技术参数及要求和相关行业标准为准。

3、与采购标的有关的服务要求,包括但不限于售后服务、技术服务(含培训)等

3.1提供的技术资料

3.1.1提供产品的使用说明和维护方案;

3.1.2其它相关技术资料:

3.2售后服务

3.2.1提供有关资料及售后服务承诺。

3.2.2备件送达期限:在设备的使用寿命期内,卖方应保证国内不超过7天,国外不超过21天。

3.2.3投标人应保证设备停产后的备件供应保证1年,并以优惠的价格提供该设备所需的维修零配件。

3.2.4卖方在国内应有24小时电话维修系统,并列出工程师名单、联系电话、通讯地址及备件库地址和备件的详细目录。

3.2.5质保期后,卖方应向用户提供及时的、优质的、价格优惠的技术服务和备品备件供应。

4、交货时间:合同签订后1个月内

5、交货地点:成都大学

6、付款方式:产品验收合格后,甲方在7个工作日内以转帐方式一次性支付全部货款。付款时乙方须向甲方开具增值税发票。

7、验收标准和方法:

7.1验收由甲方组织,乙方配合进行:

7.1.1货物在乙方通知安装调试完毕后日内初步验收。初步验收合格后,进入试用期;试用期间发生重大质量问题,修复后试用相应顺延;试用期结束后日内完成最终验收;

7.1.2验收标准:按国家有关规定以及甲方招标文件的质量要求和技术指标、乙方的投标文件及承诺与本合同约定标准进行验收;甲乙双方如对质量要求和技术指标的约定标准有相互抵触或异议的事项,由甲方在招标与投标文件中按质量要求和技术指标比较优胜的原则确定该项的约定标准进行验收;

7.1.3验收时如发现所交付的货物有短装、次品、损坏或其它不符合标准及本合同规定之情形者,甲方应做出详尽的现场记录,或由甲乙双方签署备忘录,此现场记录或备忘录可用作补充、缺失和更换损坏部件的有效证据,由此产生的时间延误与有关费用由乙方承担,验收期限相应顺延;

7.1.4如质量验收合格,双方签署质量验收报告。

7.2货物安装完成后日内,甲方无故不进行验收工作并已使用货物的,视同已安装调试完成并验收合格。

7.3乙方应将所提供货物的装箱清单、配件、随机工具、用户使用手册、原厂保修卡等资料交付给甲方;乙方不能完整交付货物及本款规定的单证和工具的,必须负责补齐,否则视为未按合同约定交货。

7.4如货物经乙方次维修仍不能达到合同约定的质量标准,甲方有权退货,并视作乙方不能交付货物而须支付违约赔偿金给甲方,甲方还可依法追究乙方的违约责任。

7.5其他未尽事宜应严格按照《四川省政府采购项目需求论证和履约验收管理办法》(川财采〔2015〕32号)的要求进行。

7.6乙方工作人员在设施、设备安装、测试、调试过程中应严格执行国家相关安全操作规范,一旦发生任何安全事故由乙方承担全部责任,与甲方无关。

四、报名时间、比选时间及相关要求

1.报名时间:2022年11月7日-2022年11月9日,下午17:00点截止。

2.公开比选时间:2022年11月11日(星期五)上午10:00点。

比选地点:10106会议室。

3.参加比选时应提交的相关材料的电子及纸质档

(1)有效的营业执照、税务登记证、组织机构代码证(或统一社会信用代码营业执照)复印件(加盖公章)

(2)法定代表人授权书(签字盖章),(见附件1)

(3)项目报价表(签字盖章),(见附件2)

(4)商务要求偏离表(签字盖章),(见附件3)

(5)比选文件中要求的相关材料复印件(加盖投标人公章)

五、比选办法

1.本项目采用最低价中标办法。

2.资格性审查

投标人须通过下表每一项审查,才能进入符合性审查评审。其中任何一项不合格,则其资格审查不合格。

序号

审查内容

  1

有效的营业执照、税务登记证、组织机构代码证(或统一社会信用代码营业执照)

  2

法定代表人授权书

六、本项目联系人:黄老师,电话:028-84864423

成都大学计算机学院

2022年11月7日